新闻动态
当前位置:首页 > 新闻动态
WLCSP的特性优点和分类 晶圆级封装的工艺流程和发展趋势
来源:欧宝官方手机网页      发布时间:2024-01-21 05:19:06      


WLCSP的特性优点和分类 晶圆级封装的工艺流程和发展趋势


  WLCSP的封装方式,不仅明显地缩小内存模块尺寸,而符合行动装置对于机体空间的高密度需求;另一方面在效能的表现上,更提升了数据传输的速度与稳定性。

  WLP是晶圆级封装(Wafer Level Packaging)的简称,是伴随着智能手机等移动电子设备的高功能化、薄型化而备受期待的封装技术之一。ULVAC为WLP制造工艺提供溅射、刻蚀、去胶等技术。

  WLCSP晶圆级芯片封装方式的最大特点便是有效地缩减封装体积,故可搭配于运动装置上而符合可携式产品轻薄短小的特性需求。

  采用WLCSP封装时,由于电路布线的线路短且厚(标示A至B的黄线),故可有效增加数据传输的频寛减少电流耗损,也提升数据传输的稳定性。

  由于WLCSP少了传统密封的塑料或陶瓷包装,故IC芯片运算时的热能便能有效地发散,而不致增加主机体的温度,而此特点对于行动装置的散热问题助益极大。

  直接BOP(Bump On Pad):这是一种在芯片上的凸点(bump)直接形成在焊盘(pad)上的技术。凸点的材料可以是铜、金、锡等,用于连接芯片与外部电路。这种技术减少了中间的布线层,由此减少了封装体积,提高了封装效率。

  重新布线(RDL):这是一种用于将芯片的I/O接口重新分布到更合理的位置的技术。在芯片制作的完整过程中,由于制造工艺的限制,有时芯片的I/O接口不能直接按照需求放置在合适的位置。此时,能够最终靠在芯片上增加一层重新布线层(Redistribution Layer, RDL),将I/O接口重新分布到更合理的位置,以满足封装和电路设计的需求。重新布线层可以由多个薄金属层组成,每个金属层上都有不同的电路图形。通过在金属层之间进行连接,可以将I/O接口重新分布到新的位置。这种技术能提高封装的灵活性和效率,同时也可以减少封装体积和成本。

  BOP即锡球直接长在die的Al pad上,而有的时候,如果出现引出锡球的pad靠的较近,不方便出球,则用重新布线(RDL)将solder ball引到旁边。

  在WLCSP中,Fan-In是指扇入式封装。这是指将芯片封装在晶圆的内部分,引脚从芯片的四周引出,就像一个扇子一样“扇入”到芯片的内部。这种封装方式的特点是引脚数量较多,可以达到数千个引脚,适用于高集成度的芯片封装。

  相比传统的封装方式,Fan-In扇入式封装具有更小的封装体积、更低的成本、更好的散热性能等优势。同时,由于引脚从芯片的四周引出,Fan-In封装方式也被称为芯片级封装(Chip-Scale Package, CSP)。

  Fan-out是指扇出式封装,它与Fan-in相反,是将芯片封装在晶圆的外部分,引脚从芯片的四周引出,就像一个扇子一样“扇出”到晶圆的外部。

  相比Fan-in,Fan-out扇出式封装的特点是引脚数量较少,通常只有几百个引脚,但可以实现更灵活的电路设计和更高的封装密度。此外,Fan-out封装方式还可以将多个芯片同时封装在一个封装体内,实现更高的集成度和更小的封装体积。

  Fan-in RDL是一种扇入式重新布线技术,它是在晶圆的表面上应用重新布线层(RDL)技术,将芯片的I/O接口重新分布到晶圆的内部,以实现更小的封装体积和更高的封装效率。

  具体来说,Fan-in RDL通过在晶圆的表面覆盖一层或多层重新布线层,将芯片的I/O接口与外部电路连接起来。由于重新布线层位于晶圆的内部,因此可以减少封装体积,提高封装效率。同时,由于重新布线层可以根据需要进行设计和布局,因此可以实现更灵活的电路设计和更高的集成度。

  在传统晶圆封装中,是将成品晶圆切割成单个芯片,然后再进行黏合封装。不同于传统封装工艺,晶圆级封装是在芯片还在晶圆上的时候就对芯片进行封装,保护层可以黏接在晶圆的顶部或底部,然后连接电路,再将晶圆切成单个芯片。

  由于没有引线、键合和塑胶工艺,封装无需向芯片外扩展,使得WLP的封装尺寸几乎等于芯片尺寸。

  与传统金属引线产品相比,WLP一般有较短的连接线路,在高效能要求如高频下,会有较好的表现。

  WLP可运用数组式连接,芯片和电路板之间连接不限制于芯片四周,提高单位面积的连接密度。

  WLP从芯片制造到、封装到成品的整个过程中,中间环节大大减少,生产效率高,周期缩短很多。

  WLP是在硅片层面上完成封装测试的,以批量化的生产方式达到成本最小化的目标。WLP的成本取决于每个硅片上合格芯片的数量,芯片设计尺寸减小和硅片尺寸增大的发展趋势使得单个器件封装的成本相应地减少。WLP可充分利用晶圆制造设备,生产设施费用低。

  •1、涂覆第一层聚合物薄膜,以加强芯片的钝化层,起到应力缓冲的作用。聚合物种类有光敏聚酰亚胺(PI)、苯并环丁烯(BCB)、聚苯并恶唑(PBO)。

  •2、重布线层(RDL)是对芯片的铝/铜焊区位置重新布局,使新焊区满足对焊料球最小间距的要求,并使新焊区按照阵列排布。光刻胶作为选择性电镀的模板以规划RDL的线路图形,最后湿法蚀刻去除光刻胶和溅射层。

  •3、涂覆第二层聚合物薄膜,是圆片表面平坦化并保护RDL层。在第二层聚合物薄膜光刻出新焊区位置。

  •5、植球。焊膏和焊料球通过掩膜板进行准确定位,将焊料球放置于UBM上,放入回流炉中,焊料经回流融化与UBM形成良好的浸润结合,达到良好的焊接效果。

  随着电子产品不断升级换代,5GAI等新兴市场对封装技术提出了更高要求,使得封装技术朝着高度集成、三维、超细节距互连等方向发展。

  晶圆级封装技术可以减小芯片尺寸、布线长度、焊球间距等,因此能大大的提升集成电路的集成度、处理器的速度等,降低功耗,提高可靠性,顺应了电子产品日益轻薄短小、低成本的发展要需求。

  晶圆级封装技术要不断降低成本,提高可靠性水平,扩大在大型IC方面的应用:

  •1、通过减少WLP的层数降低工艺成本,缩短工艺时间,主要是针对I/O少、芯片尺寸小的产品。

  •2、通过新材料应用提高WLP的性能和可靠度。主要是针对I/O多、芯片尺寸大的产品。

  文章出处:【微信号:半导体封装工程师之家,微信公众号:半导体封装工程师之家】欢迎添加关注!文章转载请注明出处。

  ,元器件供应商正寻求在更多应用中使用WLP,而支持WLP的技术也正快速走向成熟。随着元件供应商正积极转向

  可归纳为前道测试和后到测试;集成电路测试技术员一定要了解并熟悉测试对象—硅

  Memory、PLL 锁相环电路、起振电路与温补电路。上面六幅图揭示了整个SITIME

  :下料→丝网漏印→腐蚀→去除印料→孔加工→印标记→涂助焊剂→成品。2. 多层印制板的

  :内层材料处理→定位孔加工→表面清洁处理→制内层走线及图形→腐蚀→层压前处理→外

  CSP时,将其当做倒装晶片并采用助焊剂浸蘸的办法来进行组装,以取代传统的焊膏印刷组装,如图2所示,首先将

  CSP的装配对贴装压力控制、贴装精度及稳定性、照相机和影像处理技术、吸嘴的选择、助焊剂应 用单元和供料器,以及板支撑及定位系统的要求类似倒装晶片对设备的要求。

  :下料→丝网漏印→腐蚀→去除印料→孔加工→印标记→涂助焊剂→成品。2. 多层印制板的

  :内层材料处理→定位孔加工→表面清洁处理→制内层走线及图形→腐蚀→层压前处理→外